VNU-UET Repository

Thiết kế và mô hình hoá bộ xử lý lô-gic mờ trong điều khiển tần số - điện áp

Hai Phong Phan and Xuan Tu Tran (2016) Thiết kế và mô hình hoá bộ xử lý lô-gic mờ trong điều khiển tần số - điện áp. In: SW4PHD: the 2016 Scientific Workshop for PhD Students, 26 March 2016, Hanoi.

[img] PDF
1MB

Abstract

Trong bài báo này, chúng tôi trình bày việc thiết kế một bộ điều khiển sử dụng thuật toán lô-gic mờ có khả năng dự đoán lưu lượng truyền thông của một bộ định tuyến trong mạng trên chip (NoC: Network-on-Chip). Từ đó, bộ điều khiển này sẽ tác động đến tần số và điện áp hoạt động của bộ định tuyến một cách phù hợp nhằm giảm thiểu năng lượng tiêu thụ của bộ định tuyến này theo phương pháp điều khiển tỷ lệ điện áp – tần số động (DVFS: Dynamic Voltage and Frequency Scaling) trong khi vẫn đảm bảo được hiệu năng hoạt động theo yêu cầu của bộ định tuyến. Bộ xử lý lô-gic mờ (FLP), phần lõi của thiết kế, đã được mô hình hoá bằng ngôn ngữ mô tả phần cứng VHDL. Hoạt động của bộ xử lý mờ được mô phỏng và kiểm chứng bằng phần mềm mô phỏng ModelSim của hãng Mentor Graphics.

Item Type:Conference or Workshop Item (Poster)
Subjects:Electronics and Communications
Electronics and Communications > Electronics and Computer Engineering
Divisions:Faculty of Electronics and Telecommunications (FET)
Key Laboratory for Smart Integrated Systems (SIS Lab)
ID Code:1560
Deposited By: Dr Ngoc Thang Bui
Deposited On:23 May 2016 02:26
Last Modified:17 Jan 2017 02:22

Repository Staff Only: item control page