VNU-UET Repository

Xây dựng hệ thống mô phỏng và kiểm chứng cho bộ mã hoá tín hiệu video H.264/AVC

Bui, Duy Hieu and Dang, Nam Khanh and Nguyen, Ngoc Mai and Nguyen, Kiem Hung and Tran, Xuan Tu (2014) Xây dựng hệ thống mô phỏng và kiểm chứng cho bộ mã hoá tín hiệu video H.264/AVC. In: REV-ECIT: National Conference on Electronics, Communications and Information Technology, 18-19 September 2014, Nha Trang, Vietnam.

[img] PDF - Published Version
Download (295kB)

Abstract

Sự phức tạp của hệ thống mã hoá tín hiệu video H.264/AVC đã dẫn tới nhiều khó khăn trong việc kiểm tra, kiểm chứng và kiểm thực các thiết kế ở mức hệ thống của bộ mã hoá này. Những khó khăn chúng tôi gặp phải khi thiết kế và thực thi hệ thống này là việc quản lý các kịch bản kiểm tra; thay đổi các tham số của hệ thống và của kịch bản kiểm tra; và thời gian chạy mô phỏng lâu đối với các tập dữ liệu dùng để kiểm tra và kiểm chứng hệ thống, đặc biệt là khi hệ thống được ghép nối với một hệ thống trên chip (System-on-chip). Trong báo cáo này, chúng tôi trình bày một phương pháp xây dựng hệ thống mô phỏng và kiểm chứng ở mức hệ thống bộ mã hoá tín hiệu video H.264/AVC dựa trên việc thiết kế kịch bản kiểm tra và kiểm chứng tối giản và linh động, kết hợp với các phần mềm mã nguồn mở sẵn có như GNU Make, ngôn ngữ Python để tạo thành một hệ thống kiểm tra và kiểm chứng tự động, cho phép tự động mô phỏng thiết kế từ mức hành xử cho đến mức cổng lô-gíc. Hệ thống này cho phép chạy nhiều mô phỏng tại cùng một thời điểm với các kịch bản kiểm tra khác nhau. Nhờ việc này, chúng tôi đã giảm được thời gian chạy mô phỏng từ 2 đến 10 lần phụ thuộc vào khả năng của máy chạy mô phỏng. Kịch bản kiểm tra được thực hiện trên VHDL để kiểm tra thiết kế của bộ mã hoá tín hiệu video H.264/AVC thực thi trên công nghệ 130nm của hãng Global Foundry.

Item Type: Conference or Workshop Item (Paper)
Subjects: Electronics and Communications
Electronics and Communications > Electronics and Computer Engineering
Divisions: Faculty of Electronics and Telecommunications (FET)
Key Laboratory for Smart Integrated Systems (SISLAB)
Depositing User: Prof. Xuan-Tu Tran
Date Deposited: 31 Dec 2014 07:58
Last Modified: 17 Jan 2017 02:25
URI: http://eprints.uet.vnu.edu.vn/eprints/id/eprint/436

Actions (login required)

View Item View Item